zl程序教程

重温FPGA开发6

  • 重温FPGA开发24

    重温FPGA开发24

    串行移位寄存器原理详解 板上集成的用的是 三线数码管 HC595 串行移位寄存器。 D触发器也可以作为开关来使用。前三个时钟周期保持不变,到第四个才发送过去,latch信号用来控制输出

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发23

    重温FPGA开发23

    使能时钟和门控时钟的原理与差异 时钟质量在FPGA设计中重要的原因 假设寄存器分频出来的信号来触发D触发器 因此在第二种方式中,可能会破坏D触发器的 建立时间和保持时间。会导致D触发器的输出会出现不同

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发17

    重温FPGA开发17

    使用串口来控制LED工作状态 使用串口发送指令到FPGA,来控制第4个实验的开发板上的LED灯的工作状态。 实验:让LED灯按照指定的亮灭模式亮灭,亮灭模式未知,由

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发13

    重温FPGA开发13

    串口发送数据任务 使用上一节课设计的串口发送模块,设计一个数据发送器,每10ms以115200的波特率发送一个数据,每次发送的数据比前一个数据大1 (计数器ÿ

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发8

    重温FPGA开发8

    从计数器到可控线性序列机——LED实验进化六部曲 让LED灯按照亮0.25s,灭0.25s的状态循环亮灭让LED灯按照亮0.25s,灭0.25s,亮0.75s,灭1s

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发7

    重温FPGA开发7

    让8个LED等以不同的频率闪烁 使用参数化设计方法实验 led_run8.v module led_run8( input Clk; input Reset_n; output reg Led; parame

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发3

    重温FPGA开发3

    vivado 基本开发流程 1 vivado创建工程 2 mux2 二选一 输入a b 控制信号 SEL 输出out 端口属性 a b sel 输入 out 输出 SEL = 1 out = a SEL

    日期 2023-06-12 10:48:40     
  • 重温FPGA开发 1

    重温FPGA开发 1

    1. 学习如何写代码 2. 勤思考 多调试,多思考 3. 多动手 Verilog 语法, FPGA常见的设计方法。自己写代码,网上下载代码自己修改进行使用,使用

    日期 2023-06-12 10:48:40