重温FPGA开发4
重温FPGA开发37
USB2.0 高速数据传输系统应用 CY7C68013:结构 3个组成部分: FPGA的应用逻辑开发 a ADC 采集数据通过FPGA传给USB芯片 b 摄像头采集数据通过 FPG
日期 2023-06-12 10:48:40重温FPGA开发23
使能时钟和门控时钟的原理与差异 时钟质量在FPGA设计中重要的原因 假设寄存器分频出来的信号来触发D触发器 因此在第二种方式中,可能会破坏D触发器的 建立时间和保持时间。会导致D触发器的输出会出现不同
日期 2023-06-12 10:48:40重温FPGA开发21
亚稳态现象原理与解决方案 1 浅析亚稳态现象 1.1 建立时间与保持时间 在讨论亚稳态之前,直到建立时间和保持时间的概念 对于数字系统而言,建立时间(setup time
日期 2023-06-12 10:48:40重温FPGA开发16
实现串口接收程序 目的就是把发送的数据接收过来,输出出去 直接上代码: uart_byte_rx.v nodule uart_byte_rx( clk, reset, baud_set,
日期 2023-06-12 10:48:40